Mientras probamos las CPU de escritorio Intel Alder Lake, descubrimos que la compatibilidad con AVX-512 no se modificó y podría habilitarse fácilmente a pesar de que este conjunto de instrucciones está completamente deshabilitado por una próxima BIOS.
Las CPU de escritorio Intel Alder Lake pierden sus instrucciones AVX-512 con el próximo BIOS principal de los fabricantes de placas base
Aunque no se menciona oficialmente que las CPU Alder Lake de Intel sean compatibles con las instrucciones AVX-512, se pueden habilitar deshabilitando los núcleos activos «Gracemont» y dejando los núcleos de rendimiento «Golden Cove» activados. Esto proporciona un rendimiento ligeramente mejor y una mayor eficiencia que las instrucciones AVX2 estándar. Si bien los núcleos electrónicos tienen sus propias ventajas en una serie de cargas de trabajo, las instrucciones AVX-512 también parecen lograr una mayor eficiencia.
Pero eso está a punto de cambiar Laboratorio igor Los informes indican que Intel ha estado indicando a los fabricantes de placas base que eliminen la compatibilidad con AVX-512 en las CPU de Alder Lake con una próxima actualización de BIOS. No es sorprendente que este movimiento se produjera unos días antes de que Intel planeara lanzarlo. Una variedad distinta a K Alder Lake Que contará con la mayoría de los modelos de solo P-core (Core i5 y Core i3 no serán híbridos).
Estos chips tienen el potencial de ser un elemento candente para servidores y estaciones de trabajo de nivel de entrada donde se pueden usar sus características AVX-512. Intel no quiere que eso suceda y, como tal, están haciendo todo lo posible para eliminar el soporte del conjunto de instrucciones de la ecuación. Sin embargo, hay más, e Igors Lab explica que las pautas estándar de AVX2 tienen una ventaja de aceleración térmica muy estricta en todos los chips híbridos que se reconocen en HWiNFO como «IA: Límite máximo de turbo – Sí».
Soporte / Límites para Intel Alder Lake AVX512 y AVX2 en HWiNFO (Créditos de imagen: Laboratorio de Igor):
El bloqueo térmico da como resultado velocidades de reloj limitadas y la razón indicada es evitar el deterioro de la transferencia de electrones dentro de los nuevos chips. Ahora hay pocos sistemas que pueden alcanzar los relojes máximos de 5.2GHz para el chip debido a este acelerador porque muchas computadoras no tendrán suficiente enfriamiento para alcanzar esos relojes altos.
Afortunadamente, ya existen soluciones para estos dos obstáculos AVX, el estrangulamiento AVX2 y la autorización AVX-512. Por ejemplo, Asus ha implementado un parche en sus versiones de BIOS para las placas base de la serie «Maximus» que desactiva el control AVX2. Lo único importante aquí es que el reloj ya debe estar configurado en el BIOS en el momento del arranque. De lo contrario, un cambio posterior a través del software dentro del sistema operativo volverá a estar en la red de pesca de Intel.
Afortunadamente, ya existen soluciones para estos dos obstáculos AVX, el estrangulamiento AVX2 y la autorización AVX-512. Por ejemplo, Asus ha implementado un parche en sus versiones de BIOS para las placas base de la serie «Maximus» que desactiva el control AVX2. Lo único importante aquí es que el reloj ya debe estar configurado en el BIOS en el momento del arranque. De lo contrario, un cambio posterior a través del software dentro del sistema operativo volverá a estar en la red de pesca de Intel.
Ahora puede seguir con su BIOS existente y mantener las instrucciones de AVX-512, pero se espera que las últimas placas base de stock se queden sin BIOS. Además, definitivamente necesitará un BIOS mejor que el disponible en el lanzamiento para obtener una buena estabilidad y compatibilidad DDR5 para sus CPU Alder Lake, pero actualizar significa decir adiós al conjunto de instrucciones. Entonces, es un movimiento realmente extraño de Intel, y si estaban tan enojados por esta ventaja sobre las CPU de consumo, no deberían haberla tenido en primer lugar.
More Stories
El código en los datos previos al entrenamiento mejora el rendimiento del LLM en tareas que no son de codificación
Un marco para resolver ecuaciones diferenciales parciales equivalentes puede guiar el procesamiento y la ingeniería de gráficos por computadora
Epiroc ha lanzado una nueva plataforma de perforación de producción de pozos largos